Все о моделировании в Компас-3D LT
   Главная Статьи Файлы Форум Ссылки Категории новостей
April 25 2024 17:51:55   
Навигация
Главная
Статьи
Файлы
FAQ
Форум
Ссылки
Категории новостей
Обратная связь
Фото галерея
Поиск
Разное
Карта Сайта
Популярные статьи
Что необходимо ... 65535
4.12.1 Професси... 32795
Учимся удалять!... 31909
Примеры, синони... 23297
Просмотр готовы... 22524
Декартовы коорд... 22051
FAST (методика ... 21342
содержание - се... 20565
Просмотр готовы... 19162
Работа с инстру... 14626
Сейчас на сайте
Гостей: 1
На сайте нет зарегистрированных пользователей

Пользователей: 9,955
новичок: Logyattella
Друзья сайта
Ramblers Top100
Рейтинг@Mail.ru

кресло в современном стиле несколько магазинов в Москве
Реклама
Выполняем курсовые и лабораторные по разным языкам программирования
Подробнее - курсовые и лабораторные на заказ по Delphi
Turbo Pascal, Assembler, C, C++, C#, Visual Basic, Java, GPSS, Prolog
3.4 Управление передачей кадров
Наиболее существенное влияние на организацию адаптеров оказывает способ обмена данными между адаптером и ЭВМ. Могут использоваться два способа:
­ без буферизации;
­ с буферизацией пакетов.
По первому способу пакет, подлежащий передаче, размещается в оперативной памяти ЭВМ, откуда передается в адаптер в виде последовательности слов. Адаптер преобразует каждое поступившее слово в последовательность битов. После передачи битов слова в моноканал адаптер через интерфейс обращается к оперативной памяти ЭВМ за следующим словом. При приеме пакета в адаптере из поступающих битов формируются слова, которые последовательно отсылаются в заданную область оперативной памяти ЭВМ в темпе формирования слов.
По второму способу в адаптере организуется буферное запоминающее устройство для хранения передаваемых и принимаемых пакетов. Передаваемый или принимаемый пакеты накапливаются сначала в буферной памяти адаптера.
Управление передачей пакетов реализуется следующим образом (рис. 3.12). Из ЭВМ в блок сопряжения с интерфейсом через канал передачи кадра заносятся адрес начала области оперативной памяти (в которой хранится пакет), а также длина пакета в битах. Блок сопряжения считывает из оперативной памяти первое слово пакета, которое передается в буфер вывода и затем в преобразователь параллельного кода в последовательный. Передача кадра начинается с посылки в передатчик последовательности начала кадра (ПНК). Затем через схему бит-стаффинга выводится последовательность битов, составляющих пакет.
По окончании передачи хранимого в преобразователе параллельного кода в последовательный слова, в него загружаются новые слова. Процесс продолжается до тех пор, пока не будет
передано заданное число битов, что отмечается сигналом U4, формируемым счетчиком длины. При передаче данных определяется контрольная сумма, которая передается вслед за данными, после чего выводится последовательность конца кадра (ПКК).
Готовность адаптера к приему кадра обеспечивается передачей адреса оперативной памяти, выделенной для размещения принимаемого пакета из ЭВМ в блок сопряжения. Распознаватель последовательности начала кадра формирует сигнал U1, отличающий начало пакета, передаваемого в кадре. Последующие биты обрабатываются схемой удаления бит-стаффинга и поступают на схему распознавания адреса. Совпадения адресов отмечаются сигналом U3. Принимаемые биты поступают на преобразователь последовательного кода в параллельный. Сформированные слова передаются в буфер вывода. Биты, составляющие пакет, формируются на счетчике длины и обрабатываются генератором контрольной суммы. Счетчик фиксирует длину принятого пакета и формирует сигнал U4 , если длина пакета превосходит допустимую.
Прием кадра и передача содержащегося в нем пакета заканчиваются при поступлении последовательности конца кадра, что отмечается сигналом U2. Сигнал U4 используется для прекращения приема пакета, имеющего недопустимую длину.




Рис. 3.12. Управление передачей кадров

передано заданное число битов, что отмечается сигналом U4, формируемым счетчиком длины. При передаче данных определяется контрольная сумма, которая передается вслед за данными, после чего выводится последовательность конца кадра (ПКК).
Готовность адаптера к приему кадра обеспечивается передачей адреса оперативной памяти, выделенной для размещения принимаемого пакета из ЭВМ в блок сопряжения. Распознаватель последовательности начала кадра формирует сигнал U1, отличающий начало пакета, передаваемого в кадре. Последующие биты обрабатываются схемой удаления бит-стаффинга и поступают на схему распознавания адреса. Совпадения адресов отмечаются сигналом U3. Принимаемые биты поступают на преобразователь последовательного кода в параллельный. Сформированные слова передаются в буфер вывода. Биты, составляющие пакет, формируются на счетчике длины и обрабатываются генератором контрольной суммы. Счетчик фиксирует длину принятого пакета и формирует сигнал U4 , если длина пакета превосходит допустимую.
Прием кадра и передача содержащегося в нем пакета заканчиваются при поступлении последовательности конца кадра, что отмечается сигналом U2. Сигнал U4 используется для прекращения приема пакета, имеющего недопустимую длину.

Комментарии
Нет комментариев.
Добавить комментарий
Пожалуйста залогиньтесь для добавления комментария.
Рейтинги
Рейтинг доступен только для пользователей.

Пожалуйста, залогиньтесь или зарегистрируйтесь для голосования.

Нет данных для оценки.
Гость
Имя

Пароль



Вы не зарегистрированны?
Нажмите здесь для регистрации.

Забыли пароль?
Запросите новый здесь.
Случайные статьи
О чем мы узнали ?
Глава 3. Как выбр...
Почему САПР не "эл...
2.6 УПРАЖНЕНИЯ
Московская область
Подходы к определе...
Случаи из жизни
1. Общий обзор мет...
4.1.3 Освобождение...
Глава 6. HUMMINBIR...
6.6 ПРИОСТАНОВКА В...
Технология фазиров...
Память
12.3.2 Реализация ...
Вот что такое «Гео...
Проверка внедрения
Идентификация связей
Вспомогательные ...
Что такое САПР
Линия передачи данных
Creative MegaWorks...
Правое и левое
4.3 Адресация пакетов
Микроэлектроника
Дисциплина идентиф...
7.8 КОМАНДНЫЙ ПРОЦ...
10.1.1 Конфигураци...
Асинхронное и синх...
содержание - сетев...
Правила размещения...
Существующие метод...
Примеры и идентифи...
Обязательства по в...
Детализация опреде...
Процессор. Память....
Общая схема вывода
4.12.3.4 Структурн...
Пометки на схеме
Синтаксис
5.13 DUР
Мини-чат
Вам необходимо залогиниться.

Нет присланных сообщений.
Copyright © 2009